(Translated by https://www.hiragana.jp/)
平台路徑控制器 - 维基百科,自由的百科全书 とべ转到内容ないよう

平台ひらだいみちひかえせい

本页使用了标题或全文手工转换
维基百科ひゃっか自由じゆうてき百科ひゃっかぜん
わざよしみ科技かぎ製造せいぞうてきいちへんH87 microATXおもいた現在げんざい僅餘いちまいPCH(ちゅうひだり下角したすみ),さいぼつゆう獨立どくりつてききたきょう

平台ひらだいみちひかえせい英語えいごPlatform Controller HubPCHこれえいとく於2008ねんおこりしょ推出てきいち系列けいれつあきらへんぐみだい以往いおうてきI/OみちみちひかえせいI/O Controller Hub,缩写ICH)。

歷史れきし

[编辑]
Platform Controller Hub Based Chipset Architecture Block Diagram

ざいPCH出現しゅつげんまえしゅいた通常つうじょうゆうりょうかたまり主要しゅようてきあきらへんぐみ——南橋なんきょう北橋きたはし南橋なんきょう主要しゅようせめ低速ていそくてきI/O,れいSATAUSBLAN北橋きたはしせめ高速こうそくてきPCI-ERAMてき讀取よみと近年きんねんてき處理しょりしきりつ不斷ふだんじょうますただしぜんはし匯流はい(FSB,そく處理しょり連接れんせつ北橋きたはしまとどおりどうしきひろし一直沒有改變而遇到了瓶頸,PCHてき設計せっけいそく設計せっけいらい解決かいけつ這個問題もんだい

它重しん分配ぶんぱい各項かくこうI/Oこうのう記憶きおくたいひかえせいかくしんあらわ高速こうそくPCI-Eひかえせい整合せいごういたり處理しょり,PCHせめばららい南橋なんきょうてきいち些功のうしゅう處理しょりPCHゆかりDMI(Direct Media Interface)連接れんせつ,DMI也是ばららい北橋きたはしかず南橋なんきょうてき連接れんせつ方法ほうほう

だい部分ぶぶんIntel ULV處理しょり整合せいごうりょうPCH。


PCH構取だい了英りょうえいとくなんじまえてきHub(Hub Architecture),其設けい解決かいけつりょう處理しょりあずかおもいたこれあいだ最終さいしゅう存在そんざいてき性能せいのうびん問題もんだいずいちょ時間じかんてき推移すいい,CPUてき速度そくど不斷ふだんひさげだかただしぜんはし匯流はい(FSB)(CPUあずかしゅいたあいだてき連接れんせつてきしきひろし卻沒ゆうひさげだかしたがえ而導致性能せいのうびん頸的出現しゅつげん[1]

ざいHub構下,一片主板會有兩塊晶片組,包括ほうかつ北橋きたはしあきらかた和南わなみきょうあきらへんためりょう解決かいけつ這個びん頸,傳統でんとうてき北橋きたはしかず南橋なんきょうあきらへんしゅうてきいくこうのうじゅうしんやすはい現在げんざい北橋きたはし及其こうのう完全かんぜん取消とりけしりょう記憶きおくたいひかえせいよう於擴てん卡的PCI Expressどおり道和みちかず其他北橋きたはしいさおのう現在げんざい作為さくい系統けいとう代理だいり(Intel)ある作為さくいI/Oあきらへん(AMD Zen 2)ふうそうざいCPUあきらへんちゅう

しか,PCHじょりょう納入のうにゅうみなみきょうてき所有しょゆうこうのうがいかえ納入のうにゅうりょう北橋きたはし剩餘じょうよてきいち些功のう(如時がね),而代系統けいとうかね以前いぜんいちしゅ連接れんせつ現在げんざい納入のうにゅうPCH。PCHCPUあいだ存在そんざいりょうたね不同ふどうてき連接れんせつ彈性だんせい顯示けんじかいめん(Flexible Display Interface ,FDI)直接ちょくせつ媒體ばいたいかいめん(Direct Media Interface,DMI)。FDI僅在あきらへんしゅう需要じゅよう支持しじ整合せいごう圖形ずけいてき處理しょりざいかい使用しようしたがえNehalem處理しょり5系列けいれつあきらへんぐみ(Intel 5 Series)開始かいしえいとくなんじ管理かんり引擎也被うつりいたりょうPCHじょう。而AMDてきあきらかたしゅうそく使用しようりょうじょうPCIeどおりどうあずかCPU連接れんせつ同時どうじ提供ていきょうりょう自己じこてきPCIeどおりどう,這些どおり道也みちやよし處理しょり本身ほんみ提供ていきょうてき[2][3]

ずいちょ北橋きたはしいさおのう整合せいごういたCPUじょう現在げんざいあきらかたしゅうしょ需的だい部分ぶぶんしきひろしいたりょう緩解かんかい

這種風格ふうかくしたがえNehalem開始かいしざいあずかてき未來みらい通過つうかCannon Lakeしょう繼續けいぞく保持ほじ

逐步淘汰とうた

[编辑]

したがえちょうていこう耗的Broadwells開始かいしいちちょくいた移動いどうSkylake處理しょりえいとくなんじしょうかね、PCIひかえせい和南わなみきょうIOひかえせい整合せいごういたCPUふうそうちゅう取消とりけしりょうPCH,採用さいよう2あきらへんてき系統けいとうきゅうふうそう(System in Package,SiP)設計せっけい;一個晶片比另一個大,しょうてきあきらかたPCH[4]。 SiP採用さいようDMI,而是直接ちょくせつ露出ろしゅつりょうPCIeどおりどう,以及整合せいごうひかえせいてきSATA、USBHDA線路せんろ,以及よう於感はかうつわてきSPI/I²C/UART/GPIO線路せんろあずかPCHけんようてきCPUいちよう,它們繼續けいぞく露出ろしゅつDisplayPortRAMSMBus線路せんろざいCannon Lakeまえ完全かんぜん整合せいごうてき電壓でんあつ調節ちょうせつぐみ(Voltage Regulator Module,VRM)しょう缺席けっせき

こうのう

[编辑]

Intel CPU直接ちょくせつそんRAMかず高速こうそくPCIe(如顯示けんじ),以及經過けいかDMI連接れんせつPCH。

PCHそく連接れんせつ其他I/O設備せつびれい如:おとこうSATA、USB、NVMeLAN。其中,SATAようらい連接れんせつかたひかり碟機

まいり

[编辑]

參考さんこう文獻ぶんけん

[编辑]
  1. ^ Schwaderer, William D. <title>Breaking the transport layer bottleneck</title>. High-Speed Fiber Networks and Channels (SPIE). 1992-03-01. doi:10.1117/12.134937. 
  2. ^ Bonshor, Gavin. The AMD TRX40 Motherboard Overview: 12 New Motherboards Analyzed. www.anandtech.com. [2020-07-27]. (原始げんし内容ないようそん于2019-12-17). 
  3. ^ Burke, Steve. AMD X570 vs. X470, X370 Chipset Comparison, Lanes, Specs, & Differences. www.gamersnexus.net. [2020-07-27]. (原始げんし内容ないようそん于2020-07-11). 
  4. ^ Shimpi, Anand Lal. The Haswell Ultrabook Review: Core i7-4500U Tested. www.anandtech.com. [2020-07-27]. (原始げんし内容ないようそん于2020-07-27).