PC-100規格 きかく 的 てき SDRAM
同 どう 步 ふ 動態 どうたい 隨 ずい 機 き 存 そん 取 と 記憶 きおく 體 たい (英語 えいご :S ynchronous D ynamic R andom-A ccess M emory ),簡稱SDRAM ,是 ぜ 一 いち 種 しゅ 利用 りよう 同 どう 步 ふ 計時 けいじ 器 き 對 たい 記憶 きおく 體 たい 的 てき 輸出入 ゆしゅつにゅう 信號 しんごう 加 か 以控制 せい 的 てき 動態 どうたい 隨 ずい 機 き 存 そん 取 と 記憶 きおく 體 たい (DRAM)。SDRAM是 ぜ 在 ざい DRAM的 てき 架 か 構基礎 きそ 上 じょう 增加 ぞうか 同 どう 步 ふ 和 わ 雙 そう 區域 くいき (Dual Bank)的 てき 功 こう 能 のう ,使 つかい 得 とく 微 ほろ 處理 しょり 器 き 能 のう 與 あずか SDRAM的 てき 時 どき 脈 みゃく 同 どう 步 ふ ,所以 ゆえん SDRAM執行 しっこう 命令 めいれい 和 わ 傳 でん 輸資料 しりょう 時 じ 相 しょう 較於DRAM可 か 以節省 しょう 更 さら 多 おお 時間 じかん [ 1] 。
SDRAM在 ざい 計算 けいさん 機 き 中 ちゅう 被 ひ 廣 こう 泛使用 しよう ,從 したがえ 起 おこり 初 はつ 的 てき SDRAM到 いた 之 これ 後 ご 一 いち 代 だい 的 てき DDR(或 ある 稱 しょう DDR1),然 しか 後 こう 是 ぜ DDR2 和 わ DDR3 進入 しんにゅう 大 だい 眾市場 いちば ,2015年 ねん 開始 かいし DDR4 進入 しんにゅう 消費 しょうひ 市場 いちば 。
桌上型 がた 電腦 でんのう 用 よう 的 てき DDR , DDR2 , DDR3 和 わ DDR4 的 てき 佈局
儘管SDRAM的 てき 概念 がいねん 至 いたり 少 しょう 從 したがえ 20世紀 せいき 70年代 ねんだい 就已經 けい 被 ひ 人 ひと 們所熟 じゅく 悉,在 ざい 早期 そうき 的 てき Intel 處理 しょり 器 き 上 じょう 也已被 ひ 採用 さいよう ,但 ただし 要 よう 說 せつ 到 いた 它在電子 でんし 工業 こうぎょう 被 ひ 廣 こう 泛接受 せつじゅ ,那 な 是 ぜ 從 したがえ 1993年 ねん 才 ざい 開始 かいし 的 てき 。1993年 ねん ,三星 みつぼし 開始 かいし 展示 てんじ 其新出品 しゅっぴん 的 てき KM48SL2000 SDRAM,到 いた 2000年 ねん ,SDRAM因 いん 為 ため 其卓越 たくえつ 的 てき 性能 せいのう ,實際 じっさい 上 じょう 取 と 代 だい 了 りょう 其它類型 るいけい 的 てき DRAM 在 ざい 現代 げんだい 計算 けいさん 機 き 中 ちゅう 的 てき 位置 いち 。
SDRAM本身 ほんみ 的 てき 延 のべ 遲 おそ 其實並 なみ 不 ふ 比 ひ 異 い 步 ふ DRAM 更 さら 低 ひく (延 のべ 遲 おそ 更 さら 低 てい 意 い 指 ゆび 速度 そくど 更 さら 快 かい )。其實,早期 そうき 的 てき SDRAM因 いん 為 ため 其構造 こうぞう 中 ちゅう 的 てき 附加 ふか 邏輯單元 たんげん ,在 ざい 速度 そくど 上 うえ 比 ひ 同 どう 時期 じき 的 てき 爆發 ばくはつ 式 しき 延伸 えんしん 數 すう 據 よりどころ 輸出 ゆしゅつ DRAM (Burst EDO DRAM)還 かえ 有 ゆう 所 しょ 不 ふ 及。而SDRAM的 てき 內建緩衝 かんしょう 則 そく 可 か 以使得 とく 運算 うんざん 交叉 こうさ 進入 しんにゅう 多 た 個 こ 儲 もうか 存 そん 單元 たんげん ,這樣就可以有效 ゆうこう 提 ひさげ 高 だか 帶 たい 寬 ひろし ,速度 そくど 更 さら 快 こころよ 。
時 どき 至 いたり 今日 きょう ,所有 しょゆう 的 てき SDRAM實際 じっさい 上 うえ 都 と 依 よ 照 あきら JEDEC (一 いち 個 こ 電子 でんし 工業 こうぎょう 聯盟 れんめい ,選定 せんてい 開放 かいほう 的 てき 標準 ひょうじゅん ,使 つかい 電子 でんし 元 もと 件 けん 的 てき 互容性 せい 更 さら 好 このみ )制定 せいてい 的 てき 標準 ひょうじゅん 製造 せいぞう 。JEDEC 於1993年 ねん 正式 せいしき 採用 さいよう 其第一 いち 個 こ 有 ゆう 關 せき SDRAM的 てき 標準 ひょうじゅん ,隨 ずい 後 ご 是 ぜ 其它SDRAM的 てき 標準 ひょうじゅん ,包括 ほうかつ 了 りょう DDR 、DDR2 和 わ DDR3 SDRAM。
時 どき 至 いたり 2012年 ねん ,168-pin(pin指 ゆび 內存插入 そうにゅう 實際 じっさい 接觸 せっしょく 的 てき 金 きん 手指 しゅし 數量 すうりょう )的 てき SDRAM雙 そう 線 せん 內存模 も 組 ぐみ (DIMM)在 ざい 新 しん 的 てき 個人 こじん 電腦 でんのう 上 じょう 已 やめ 經 けい 不 ふ 再 さい 使用 しよう ,被 ひ 大量 たいりょう 的 てき 184-pin的 てき DDR 記憶 きおく 體 たい 代替 だいたい 。在 ざい 新 しん 的 てき 個人 こじん 電腦 でんのう ,DDR2 SDRAM又 また 已 やめ 經 けい 普遍 ふへん 取 と 代 がわ DDR SDRAM,但 ただし 目前 もくぜん 支援 しえん DDR3 的 まと 主 ぬし 機 き 板 いた 和 わ 記憶 きおく 體 たい 比 ひ DDR2 SDRAM被 ひ 更 さら 廣 こう 泛地使用 しよう ,成 なり 為 ため 主流 しゅりゅう ,所以 ゆえん DDR3 目前 もくぜん 的 てき 價格 かかく 比 ひ 非 ひ 主流 しゅりゅう 的 てき DDR2 產品 さんぴん 便宜 べんぎ 了 りょう 不 ふ 少 しょう 。
如今世界 せかい 有 ゆう 三 さん 強 きょう SDRAM顆粒 かりゅう 製造 せいぞう 商 しょう :南 みなみ 韓 かん 的 てき 三星電子 さんせいでんし (Samsung Electronics)和 かず 海 うみ 力士 りきし (Hynix ),及美國 こく 的 てき 美光 びこう 科技 かぎ (Micron Technology)。三者 さんしゃ 壟斷 ろうだん 超過 ちょうか 90%的 てき 全 ぜん 球 たま 市場 いちば ,包括 ほうかつ PC RAM、手 て 機 き RAM和 わ 伺服器 き RAM。[ 2] 另外,以上 いじょう 三 さん 間 あいだ 公司 こうし 及日本 にっぽん 東芝 とうしば 亦 また 壟斷 ろうだん 了 りょう 全 ぜん 球 たま 90%的 てき NAND 快 かい 閃記憶 きおく 體 たい 市場 いちば ,這種記憶 きおく 體 たい 主要 しゅよう 用 よう 來 らい 製造 せいぞう SD卡 和 わ SSD 。[ 3]
有 ゆう 幾 いく 個 こ DRAM性能 せいのう 的 てき 極限 きょくげん ,最 さい 有名 ゆうめい 的 てき 就是讀取 よみと 周期 しゅうき 時間 じかん ,是 ぜ 指 ゆび 對 たい 一個開放的行進行連續讀操作之間的間隔。這個時間 じかん 從 したがえ 100MHZ頻 しき 率 りつ 的 てき SDRAM的 てき 10納 おさめ 秒 びょう 縮減 しゅくげん 為 ため DDR-400的 てき 5納 おさめ 秒 びょう ,但 ただし 是 ぜ 從 したがえ DDR2-800和 わ DDR3-1600就保持 ほじ 相對 そうたい 不變 ふへん 。然 しか 而,透過 とうか 操作 そうさ 接 せっ 口 こう 電路 でんろ ,使 つかい 基本 きほん 讀取 よみと 速度 そくど 成 なり 倍 ばい 提 ひさげ 高 だか ,可 か 實現 じつげん 帶 たい 寬 ひろし 的 てき 迅速 じんそく 增加 ぞうか 。
另一 いち 個 こ 極限 きょくげん 是 ぜ CAS 等 とう 待 まち 時間 じかん ,是 ぜ 指 ゆび 提供 ていきょう 一個位址與接受到相關資料之間的間隔。這個也保持 ほじ 了 りょう 相對 そうたい 穩定,最近 さいきん 幾 いく 代 だい DDR SDRAM的 てき 這個數 すう 據 よりどころ 為 ため 10-15納 おさめ 秒 びょう 。
在 ざい 操作 そうさ 上 じょう ,對 たい DRAM控 ひかえ 制 せい 器 き 來 らい 說 せつ CAS latency是 ぜ 一 いち 個 こ 已 やめ 知的 ちてき clock cycles特定 とくてい 數字 すうじ , 這數字 すうじ 會 かい 被 ひ 登錄 とうろく 在 ざい SDRAM模 も 式 しき 註冊表 ひょう 中 ちゅう .在 ざい 時 じ 鐘 かね 速 そく 率 りつ 很快的 てき 情況 じょうきょう 下 か ,CAS等 とう 待 まち 時間 じかん 相對 そうたい 的 てき 時 じ 鐘 かね 周期 しゅうき 數 すう 自然 しぜん 就會增加 ぞうか 。10-15納 おさめ 秒 びょう 對 たい 200MHZ 時 どき 鐘 がね 頻 しき 率 りつ 的 てき DDR-400 SDRAM就是2-3個 こ 周期 しゅうき ,對 たい DDR2-800就是4-6個 こ 周期 しゅうき ,DDR3-1600就是8-12個 こ 周期 しゅうき 。比較 ひかく 慢的時 じ 鐘 かね 周期 しゅうき ,CAS等 とう 待 まち 時間 じかん 相對 そうたい 的 てき 周期 しゅうき 數也 かずや 會 かい 比較 ひかく 少 しょう 。
100MHz的 てき SDRAM芯 しん 片 へん 第 だい 一 いち 次 じ 出現 しゅつげん 時 じ ,有 ゆう 些製造 せいぞう 商 しょう 開始 かいし 販賣 はんばい 「100 MHz」的 てき 模 も 組 ぐみ ,而這些模組 ぐみ 是 ぜ 不能 ふのう 在 ざい 那 な 個 こ 時 じ 鐘 かね 頻 しき 率 りつ 下 か 正常 せいじょう 工作 こうさく 的 てき 。有 ゆう 鑑 かん 於此,Intel發布 はっぷ 了 りょう PC100的 てき 標準 ひょうじゅん ,描述了 りょう 具體 ぐたい 要求 ようきゅう ,為 ため 生產 せいさん 能 のう 在 ざい 100MHz頻 しき 率 りつ 下 か 工作 こうさく 的 てき 內存模 も 組 ぐみ 提供 ていきょう 了 りょう 指 ゆび 引。這個標準 ひょうじゅん 影響 えいきょう 深遠 しんえん ,「PC100」這個術語 じゅつご 很快成 なり 了 りょう 100MHz SDRAM模 も 組 ぐみ 的 てき 通用 つうよう 標識 ひょうしき 。如今,模 も 組 ぐみ 通常 つうじょう 被 ひ 冠 かんむり 以「PC」為 ため 前 ぜん 綴 つづり 的 てき 一 いち 組 くみ 數字 すうじ 的 てき 名稱 めいしょう (PC66、PC100或 ある 者 もの PC133—儘管數字 すうじ 代表 だいひょう 的 てき 實際 じっさい 含義早 さ 就不是 ぜ 其原 そのはら 有 ゆう 的 てき )。[ 4]
64 MB 音 おん 效 こう 記憶 きおく 體 たい 於 Sound Blaster X-Fi 聲 こえ 霸卡上 じょう ,用 よう 了 りょう 兩 りょう 顆 Micron 48LC32M8A2-75 C SDRAM 的 てき 133 MHz (7.5 ns) 8-bit 晶 あきら 片 へん [ 5]
單 たん 資料 しりょう 流 りゅう SDRAM(SDR SDRAM)被 ひ 視 し 最早 もはや 的 てき SDRAM,單 たん 資料 しりょう 流 りゅう SDRAM在 ざい 每 まい 個 こ 時 じ 脈 みゃく 可 か 以接收 せっしゅう 一個指令和傳輸一個位元組。典型 てんけい 的 てき 時 じ 脈 みゃく 為 ため 66、100和 わ 133MHz(周期 しゅうき 分別 ふんべつ 為 ため 15、10和 わ 7.5奈秒)時 じ 脈 みゃく 到 いた 150MHz的 てき 則 のり 可用 かよう 於性能 せいのう 的 てき 發 はつ 燒 しょう 友 とも 。晶 あきら 片 かた 有 ゆう 多種 たしゅ 不同 ふどう 的 てき 資料 しりょう 匯流排 はい 寬 ひろし 度 ど (最 さい 常見 つねみ 的 てき 是 ぜ 4、8或 ある 16bits),但 ただし 是 ぜ 晶 あきら 片 かた 一般 いっぱん 被 ひ 做成168-pin的 てき DIMM模 も 組 ぐみ ,可 か 以同時 じ 讀寫64bits(非 ひ ECC)或 ある 72bits(ECC)。
[ 6]
資料 しりょう 匯流排 はい 的 てき 存 そん 取 と 機 き 制 せい 很複雜 ふくざつ ,需要 じゅよう 一 いち 個 こ 複雜 ふくざつ 的 てき DRAM控 ひかえ 制 せい 器 き 。這是因 いん 為 ため 寫 うつし 入 にゅう DRAM的 てき 資料 しりょう 必需 ひつじゅ 和 わ 一個寫入指令在同一個時脈中,而讀取 よみと 資料 しりょう 可 か 以在讀取 よみと 指令 しれい 後 ご 的 てき 2到 いた 3個 こ 時 じ 脈 みゃく 進行 しんこう 。DRAM控 ひかえ 制 せい 器 き 必須 ひっす 確保 かくほ 資料 しりょう 匯流排 はい 不 ふ 會同 かいどう 時 じ 進行 しんこう 讀寫。
一 いち 個 こ 512MB 的 てき SDRAM DIMM記憶 きおく 體 たい 模 も 組 ぐみ 一般 いっぱん 由 よし 8個 こ 到 いた 9個 こ SDRAM晶 あきら 片 かた 組成 そせい ,每 まい 個 こ 晶 あきら 片 かた 包 つつみ 含有 がんゆう 512Mbit的 てき 儲 もうか 存 そん 空間 くうかん ,每 まい 顆晶片 へん 為 ため 模 も 組 ぐみ 的 てき 匯流排 はい 提供 ていきょう 了 りょう 8個 こ bit的 てき 寬 ひろし 度 ど 。一 いち 個 こ 典型 てんけい 的 てき 512Mbit SDRAM晶 あきら 片 へん 內部包含 ほうがん 了 りょう 4個 こ 獨立 どくりつ 的 てき 16Mbyte大小 だいしょう 的 てき 區 く 塊 かたまり 。每 まい 個 こ 區 く 塊 かたまり 都 と 有 ゆう 8,192行 ぎょう ,16,384bits。一個區塊或者處於閒置狀態、忙 せわし 碌 ろく 狀態 じょうたい ,或 ある 者 もの 介 かい 於兩者 しゃ 狀態 じょうたい 之 の 間 あいだ 。[ 7] [ 8]
一個初始化指令會將一個閒置狀態的區塊初始化。它占用 よう 2-bit的 てき 區 く 塊 かたまり 位 い 址 し (BA0–BA1)和 わ 13-bit的 てき 行 ぎょう 位 い 址 し (A0–A12),然 しか 後 ご 將 はた 那 な 一行讀取入有着16,384個 こ 讀取 よみと 放 ひ 大器 たいき 的 てき 區 く 塊 かたまり 的 てき 佇列。這也被 ひ 稱 しょう 為 ため 「開 ひらき 啟 けい 」行 ぎょう 。
只 ただ 有 ゆう 該行已 やめ 被 ひ 初 はつ 始 はじめ 化 か 或 ある 者 もの 「開 ひらき 啟 けい 」,讀寫指令 しれい 才 ざい 可 か 以進行 しんこう 。每 まい 個 こ 指令 しれい 都 と 需要 じゅよう 一 いち 個 こ 列 れつ 位 い 址 し ,但 ただし 是 ぜ 因 いん 為 ため 每 ごと 個 こ 晶 あきら 片 かた 同時 どうじ 能 のう 處理 しょり 8-bit,因 いん 此有2048個 こ 可能 かのう 的 てき 列 れつ 位 い 址 し ,不 ふ 過 か 只 ただ 需要 じゅよう 11個 こ 位 い 址 し 行 ぎょう (A0–A9, A11)。初 はつ 始 はじめ 化 か 需要 じゅよう 一 いち 個 こ 最小 さいしょう 周期 しゅうき ,稱 しょう 為 ため 行 ぎょう 到 いた 列 れつ 延 のべ 遲 おそ ,或 ある 者 もの tRCD 。[ 9]