(Translated by https://www.hiragana.jp/)
UltraSPARC T2 - Wikipedia コンテンツにスキップ

UltraSPARC T2

出典しゅってん: フリー百科ひゃっか事典じてん『ウィキペディア(Wikipedia)』
UltraSPARC T2
生産せいさん時期じき 2007ねんから
設計せっけいしゃ サン・マイクロシステムズ
生産せいさんしゃ テキサス・インスツルメンツ
CPU周波数しゅうはすう 1.2 GHz から 1.6 GHz
アーキテクチャ SPARC V9
コアすう 4, 6, 8
コードネーム S2
テンプレートを表示ひょうじ

サン・マイクロシステムズUltraSPARC T2マイクロプロセッサは、マルチスレッドマルチコアCPUである。SPARCファミリのメンバーであり、UltraSPARC T1後継こうけいである。このチップは元々もともとコードネーム "Niagara 2"とばれていた。サンは、2007ねん10がつにT2プロセッサを搭載とうさいしたサーバーの販売はんばい開始かいしした。

しん機能きのう

[編集へんしゅう]

T2は、UltraSPARCシリーズのマイクロプロセッサのコモディティした派生はせいぶつであり、インターネットサーバけのコンピュータ、ストレージ、ネットワークデバイスを対象たいしょうとしている。 65 nmで製造せいぞうされプロセッサは、8つのCPUコアがあり、かくコアは8つのスレッド同時どうじ処理しょりできる。したがって、プロセッサは最大さいだい64の同時どうじスレッドを処理しょりができる。そのしん機能きのうつぎとおりである[1]

  • かくスレッドのスピードアップにより動作どうさ周波数しゅうはすうが1.2GHzから1.6 GHzに増加ぞうかした。
  • PCI Expressポート1つ(X8 1.0)だったのが、T1のJBusインターフェースを
  • パケット分類ぶんるいとフィルタリングをそなえた2つのSun Neptune 10ギガビットイーサネットポート(T2プロセッサにまれている)
  • L2キャッシュサイズが3MBから4MB(8バンク、16ウェイアソシアティブ)に増加ぞうか
  • よりたかいシングルスレッドパフォーマンスを実現じつげんするためのスレッドスケジューリングと命令めいれいプリフェッチの改善かいぜん
  • コアごとに1つではなく2つの整数せいすうALUがあり、それぞれが4つのスレッドのグループによって共有きょうゆうされる
  • チップ全体ぜんたいで1つFPUだったのが、コアごとに1つのFPU増強ぞうきょう
  • DESトリプルDESAESRC4SHA1SHA256MD5RSA-2048ECCCRC32をそれぞれサポートする8つの暗号あんごうエンジン
  • ハードウェア乱数らんすうジェネレータ
  • 4つのデュアルチャネルFBDIMMメモリコントローラ

コアパイプライン

[編集へんしゅう]

T1は整数せいすう演算えんざんは6つのステージがあったが、T2には以下いかの8つのステージがある。

プロセッサ ステージ
T1のパイプライン フェッチ -------> スレッドの選択せんたく デコード 実行じっこう メモリアクセス -------> ライトバック
T2のパイプライン フェッチ キャッシュ スレッドの選択せんたく デコード 実行じっこう メモリアクセス バイパス ライトバック

搭載とうさいシステム

[編集へんしゅう]

T2プロセッサは、サン、富士通ふじつうつぎ製品せいひん搭載とうさいされた。

  • Sun/Fujitsu/Fujitsu Siemens SPARC Enterprise T5120、T5220サーバ
  • Sun Blade T6320サーバーモジュール
  • Sun Netra CP3260ブレード
  • Sun Netra T5220ラックマウントサーバー

また、サンは、Themis ComputerにT2プロセッサのライセンスを供与きょうよした。これをもとに、2008ねんにサン以外いがい最初さいしょのT2ベースのサーバが市場いちば導入どうにゅうされた。

  • Themis T2BC Blade Server - IBM BladeCenterシャーシをサポート[2]

UltraSPARC T2 Plus

[編集へんしゅう]

2008ねん4がつ、サンは、UltraSPARC T2SMP対応たいおうバージョンであるUltraSPARC T2 Plusプロセッサをベースにしたサーバをリリースした[3]

サンは、つぎ変更へんこうくわえたUltraSPARC T2 Plusプロセッサをリリースした。

  • 2つまたは4つのプロセッサ構成こうせい使用しようできる機能きのう(マルチプロセッサ機能きのう可能かのう最初さいしょのCoolThreadsプロセッサ)
  • オンチップみ10ギガビットイーサネットコントローラー搭載とうさい

T2 Plus搭載とうさいシステム

[編集へんしゅう]

UltraSPARC T2 Plusプロセッサは、サンと富士通ふじつうつぎ製品せいひん搭載とうさいされた。

双方向そうほうこうSMPサーバー:

  • Sun/Fujitsu/Fujitsu Siemens SPARC Enterprise T5140
  • Sun/Fujitsu/Fujitsu Siemens SPARC Enterprise T5240

4-way SMPサーバー:

  • Sun/Fujitsu/Fujitsu Siemens SPARC Enterprise T5440

計算けいさんクラスター

[編集へんしゅう]

カナダのハイパフォーマンスコンピューティング仮想かそう研究所けんきゅうじょは、78だいのSun SPARC Enterprise T5140サーバーを使用しようしてコンピューティングクラスターを構築こうちくした。 2つの1.2 GHzT2 PlusチップがかくT5140サーバーに搭載とうさいされているクラスターには、10,000ちかくの計算けいさんスレッドがあり、こうスループットのワークロードに最適さいてきである[4]

仮想かそう

[編集へんしゅう]

T1と同様どうように、T2はちょう特権とっけん実行じっこうモードをサポートする。 SPARCハイパーバイザーはこのモードで実行じっこうされ、T2システムの場合ばあいは64の論理ろんりドメイン分割ぶんかつすることができ、双方向そうほうこうSMP T2 Plusシステムの場合ばあいは128の論理ろんりドメインに分割ぶんかつできる。かくドメインは、独立どくりつしたオペレーティングシステムインスタンスを実行じっこうできる。

T1と比較ひかくしたパフォーマンスの向上こうじょう

[編集へんしゅう]

UltraSPARC T2は、以前いぜんのUltraSPARCT1プロセッサにくらべてさまざまなてんでパフォーマンスの向上こうじょうおこなわれている。

  • 整数せいすうスループットとスループット/ワット(2ばい以上いじょう改善かいぜん
  • 整数せいすうのシングルスレッドパフォーマンス(1.4ばい以上いじょう改善かいぜん
  • 浮動ふどう小数点しょうすうてんスループットの向上こうじょう(10ばい以上いじょう改善かいぜん
  • 浮動ふどう小数点しょうすうてんシングルスレッドのパフォーマンスの向上こうじょう(5ばい以上いじょう改善かいぜん
  • 暗号あんごうコアにふくまれる追加ついか暗号あんごうによる暗号あんごうのパフォーマンスの向上こうじょう
  • 78.5 SPECint_rate2006と62.3 SPECfp_rate2006というテスト結果けっかし、シングルチップSPEC CPUの結果けっかとしてふたつの世界せかい記録きろく樹立じゅりつ

消費しょうひ電力でんりょく

[編集へんしゅう]

T2は、通常つうじょうのシステム動作どうさちゅうに95ワット消費しょうひし、ピークの消費しょうひ電力でんりょくは123ワットにたっする。これは、T1からの72ワットから増加ぞうかしている。 サンは、これはチップへのシステム統合とうごう度合どあいがたかいためだと説明せつめいしている。

リリース履歴りれき

[編集へんしゅう]

2006ねん4がつ12にち、サンはUltraSPARC T2のテープアウト発表はっぴょうした[5]。 サンは2007ねん8がつ7にちにT2のリリースを発表はっぴょうし、"世界せかい最速さいそくのマイクロプロセッサ" としょうした[6]

2008ねん4がつ9にち、サンはUltraSPARC T2 Plusを発表はっぴょうした。

オープンデザイン

[編集へんしゅう]

2007ねん12月11にち、サンは、OpenSPARCプロジェクトのなかGNU General Public LicenseしたでUltraSPARC T2プロセッサの設計せっけい公開こうかいした。公開こうかい内容ないようにはつぎのものがふくまれる。

  • VerilogのデザインのRTLソースコード
  • 検証けんしょう環境かんきょう
  • 診断しんだんテスト
  • 設計せっけいをシミュレートするために必要ひつようなオープンソースツール、スクリプト、およびサン内部ないぶツール
  • ISA仕様しよう(UltraSPARCアーキテクチャ2007)
  • Solaris 10OSシミュレーションイメージ

関連かんれん項目こうもく

[編集へんしゅう]

脚注きゃくちゅう

[編集へんしゅう]
  1. ^ Niagara2: A Highly Threaded Server-on-a-Chip
  2. ^ T2BC Blade Servers”. Themis Computer (2008ねん6がつ2にち). 2008ねん6がつ5にち時点じてんオリジナルよりアーカイブ。2021ねん3がつ21にち閲覧えつらん
  3. ^ Sun Microsystems And Fujitsu Expand SPARC Enterprise Server Line With New UltraSPARC T2 Plus Processor-Based Systems”. Sun Microsystems (2008ねん4がつ9にち). 2010ねん1がつ4にち時点じてんオリジナルよりアーカイブ。2021ねん3がつ21にち閲覧えつらん
  4. ^ Victoria Falls Cluster”. HPCVL (2008ねん6がつ10日とおか). 2016ねん3がつ5にち時点じてんオリジナルよりアーカイブ。2021ねん3がつ21にち閲覧えつらん
  5. ^ Sun Microsystems Completes Design Tape-Out for Next-Generation, Breakthrough UltraSPARC T2 CoolThreads Processor
  6. ^ Announcement webcast

 

外部がいぶリンク

[編集へんしゅう]