UltraSPARC T2
2007 | |
サン・マイクロシステムズ | |
テキサス・インスツルメンツ | |
CPU | 1.2 GHz から 1.6 GHz |
アーキテクチャ | SPARC V9 |
コア | 4, 6, 8 |
コードネーム | S2 |
サン・マイクロシステムズのUltraSPARC T2マイクロプロセッサは、マルチスレッド、マルチコアCPUである。SPARCファミリのメンバーであり、UltraSPARC T1の
新 機能
[T2は、UltraSPARCシリーズのマイクロプロセッサのコモディティ
各 スレッドのスピードアップにより動作 周波数 が1.2GHzから1.6 GHzに増加 した。- PCI Expressポート1つ(X8 1.0)だったのが、T1のJBusインターフェースを
持 つ - パケット
分類 とフィルタリングを備 えた2つのSun Neptune 10ギガビットイーサネットポート(T2プロセッサに組 み込 まれている) - L2キャッシュサイズが3MBから4MB(8バンク、16ウェイアソシアティブ)に
増加 - より
高 いシングルスレッドパフォーマンスを実現 するためのスレッドスケジューリングと命令 プリフェッチの改善 - コアごとに1つではなく2つの
整数 ALUがあり、それぞれが4つのスレッドのグループによって共有 される - チップ
全体 で1つFPUだったのが、コアごとに1つのFPUに増強 - DES、トリプルDES、AES、RC4、SHA1、SHA256、MD5、RSA-2048、ECC、CRC32をそれぞれサポートする8つの
暗号 化 エンジン - ハードウェア
乱数 ジェネレータ - 4つのデュアルチャネルFBDIMMメモリコントローラ
コアパイプライン
[T1は
プロセッサ | ステージ | |||||||
---|---|---|---|---|---|---|---|---|
T1のパイプライン | フェッチ | -------> | スレッドの |
デコード | メモリアクセス | -------> | ライトバック | |
T2のパイプライン | フェッチ | キャッシュ | スレッドの |
デコード | メモリアクセス | バイパス | ライトバック |
搭載 システム
[T2プロセッサは、サン、
- Sun/Fujitsu/Fujitsu Siemens SPARC Enterprise T5120、T5220サーバ
- Sun Blade T6320サーバーモジュール
- Sun Netra CP3260ブレード
- Sun Netra T5220ラックマウントサーバー
また、サンは、Themis ComputerにT2プロセッサのライセンスを
- Themis T2BC Blade Server - IBM BladeCenterシャーシをサポート[2]
UltraSPARC T2 Plus
[2008
サンは、
- 2つまたは4つのプロセッサ
構成 で使用 できる機能 (マルチプロセッサ機能 が可能 な最初 のCoolThreadsプロセッサ) - オンチップ
組 み込 み10ギガビットイーサネットコントローラー非 搭載
T2 Plus搭載 システム
[UltraSPARC T2 Plusプロセッサは、サンと
- Sun/Fujitsu/Fujitsu Siemens SPARC Enterprise T5140
- Sun/Fujitsu/Fujitsu Siemens SPARC Enterprise T5240
4-way SMPサーバー:
- Sun/Fujitsu/Fujitsu Siemens SPARC Enterprise T5440
計算 クラスター
[カナダのハイパフォーマンスコンピューティング
仮想 化
[T1と
T1と比較 したパフォーマンスの向上
[UltraSPARC T2は、
整数 スループットとスループット/ワット(2倍 以上 の改善 )整数 のシングルスレッドパフォーマンス(1.4倍 以上 の改善 )浮動 小数点 スループットの向上 (10倍 以上 の改善 )浮動 小数点 シングルスレッドのパフォーマンスの向上 (5倍 以上 の改善 )組 み込 み暗号 コアに含 まれる追加 の暗号 化 による暗号 化 のパフォーマンスの向上 - 78.5 SPECint_rate2006と62.3 SPECfp_rate2006というテスト
結果 を出 し、シングルチップSPEC CPUの結果 として二 つの世界 記録 を樹立
消費 電力
[T2は、
リリース履歴
[2006
2008
オープンデザイン
[2007
- VerilogのデザインのRTLソースコード
検証 環境 診断 テスト設計 をシミュレートするために必要 なオープンソースツール、スクリプト、およびサン内部 ツール- ISA
仕様 (UltraSPARCアーキテクチャ2007) - Solaris 10OSシミュレーションイメージ
関連 項目
[脚注
[- ^ Niagara2: A Highly Threaded Server-on-a-Chip
- ^ “T2BC Blade Servers”. Themis Computer (2008
年 6月 2日 ). 2008年 6月 5日 時点 のオリジナルよりアーカイブ。2021年 3月 21日 閲覧 。 - ^ “Sun Microsystems And Fujitsu Expand SPARC Enterprise Server Line With New UltraSPARC T2 Plus Processor-Based Systems”. Sun Microsystems (2008
年 4月 9日 ). 2010年 1月 4日 時点 のオリジナルよりアーカイブ。2021年 3月 21日 閲覧 。 - ^ “Victoria Falls Cluster”. HPCVL (2008
年 6月 10日 ). 2016年 3月 5日 時点 のオリジナルよりアーカイブ。2021年 3月 21日 閲覧 。 - ^ Sun Microsystems Completes Design Tape-Out for Next-Generation, Breakthrough UltraSPARC T2 CoolThreads Processor
- ^ Announcement webcast